dbo:abstract
|
- The ARM Cortex-A53 is one of the first two central processing units implementing the ARMv8-A 64-bit instruction set designed by ARM Holdings' Cambridge design centre. The Cortex-A53 is a 2-wide decode superscalar processor, capable of dual-issuing some instructions. It was announced October 30, 2012 and is marketed by ARM as either a stand-alone, more energy-efficient alternative to the more powerful Cortex-A57 microarchitecture, or to be used alongside a more powerful microarchitecture in a big.LITTLE configuration. It is available as an IP core to licensees, like other ARM intellectual property and processor designs. (en)
- El ARM Cortex-A53 es una de las dos primeras microarquitecturas que implementan el 64-bit conjunto de instrucciones diseñado por el centro de diseño de ARM Holdings' Cambridge. El Cortex-A53 es un decodificador de 2 anchos procesador superescalar, capaz de emitir algunas instrucciones de forma dual y es comercializado por ARM ya sea como una alternativa autónoma, más a la microarquitectura más poderosa , o para ser usado junto a una microarquitectura más poderosa en una configuración big.LITTLE. Está disponible como un núcleo IP para los licenciatarios, al igual que otros diseños de propiedad intelectual de ARM y de procesadores. (es)
- Le Cortex-A53 est un modèle de microprocesseur implémentant le jeu d'instructions ARMv8-A 64 bits conçu par ARM Holding plc. Il s'agit d'un microprocesseur avec pipeline superscalaire à l’exécution in-order. Présenté en 2014, il est le premier de la série ARM Cortex-A50. C'est un processeur de type (faible puissance et consommation, au sein du couple big.LITTLE d'ARM. Le Cortex-A57 sorti au même moment doit le compléter dans le rôle du big (forte puissance, mais aussi plus forte consommation). Fonctions intégrées :
* Utilise l'architecture AArch64 64 bits ARMv8, mais est aussi compatible avec l'architecture AArch32 ARMv7 ;
* processeur à 8 niveaux de pipeline, comportant un pipeline superscalaire 2 voies à l’exécution in-order ;
* Chaque core comporte un DSP et une extension SIMD NEON ;
* Une unité de calcul flottant VFPv4 par cœur ;
* Support de la virtualisation matérielle ;
* Extensions de sécurité TrustZone ;
* Ligne de cache de 64 octets ;
* 10-entry L1 TLB, and 512-entry L2 TLB ;
* Prédicteur de branchement conditionnel de 4 Kio, prédicteur de branchement indirect comportant 256 entrées. (fr)
- ARM Cortex-A53 — суперскалярний мікропроцесор компанії ARM Holdings. Один з перших мікропроцесорів, що відповідав 64-бітній архітектурі . Процесор забезпечує баланс між продуктивністю і споживаною потужністю[джерело?], виконує як 64-розрядний, так і 32-розрядний код (сумісний з архітектурою ). Cortex-A53 забезпечує вищу продуктивність у порівнянні з 32-бітним процесором і може використовуватись у пристроях з автономним живленням. Архітектура Cortex-A53 широко використовується у 64-бітних мобільних процесорах Qualcomm Snapdragon, MediaTek, Samsung Exynos, Kirin, , Broadcom, Freescale i.MX, та ін. Зокрема, застосовується на платформі Raspberry Pi версій 2v1.2, 3 та 3+. 24-ядерний процесор SynQuacer E-Series SC2A11 розробки Socionext є основою комп'ютерної системи «Developerbox» (спільне виробництво Linaro і Gigabyte). (uk)
- ARM Cortex-A53是最早实现ARMv8-A 64位指令集的两个微架构之一,由ARM控股的剑桥设计中心设计。Cortex-A53是一个雙路解码的超标量处理器,能够双重发送一些指令。它于2012年10月30日发布,由ARM作为更强大的微架构的一个独立、更节能的替代方案,或在big.LITTLE配置中与更强大的微架构一起使用。 (zh)
|
rdfs:comment
|
- The ARM Cortex-A53 is one of the first two central processing units implementing the ARMv8-A 64-bit instruction set designed by ARM Holdings' Cambridge design centre. The Cortex-A53 is a 2-wide decode superscalar processor, capable of dual-issuing some instructions. It was announced October 30, 2012 and is marketed by ARM as either a stand-alone, more energy-efficient alternative to the more powerful Cortex-A57 microarchitecture, or to be used alongside a more powerful microarchitecture in a big.LITTLE configuration. It is available as an IP core to licensees, like other ARM intellectual property and processor designs. (en)
- El ARM Cortex-A53 es una de las dos primeras microarquitecturas que implementan el 64-bit conjunto de instrucciones diseñado por el centro de diseño de ARM Holdings' Cambridge. El Cortex-A53 es un decodificador de 2 anchos procesador superescalar, capaz de emitir algunas instrucciones de forma dual y es comercializado por ARM ya sea como una alternativa autónoma, más a la microarquitectura más poderosa , o para ser usado junto a una microarquitectura más poderosa en una configuración big.LITTLE. Está disponible como un núcleo IP para los licenciatarios, al igual que otros diseños de propiedad intelectual de ARM y de procesadores. (es)
- ARM Cortex-A53是最早实现ARMv8-A 64位指令集的两个微架构之一,由ARM控股的剑桥设计中心设计。Cortex-A53是一个雙路解码的超标量处理器,能够双重发送一些指令。它于2012年10月30日发布,由ARM作为更强大的微架构的一个独立、更节能的替代方案,或在big.LITTLE配置中与更强大的微架构一起使用。 (zh)
- Le Cortex-A53 est un modèle de microprocesseur implémentant le jeu d'instructions ARMv8-A 64 bits conçu par ARM Holding plc. Il s'agit d'un microprocesseur avec pipeline superscalaire à l’exécution in-order. Présenté en 2014, il est le premier de la série ARM Cortex-A50. C'est un processeur de type (faible puissance et consommation, au sein du couple big.LITTLE d'ARM. Le Cortex-A57 sorti au même moment doit le compléter dans le rôle du big (forte puissance, mais aussi plus forte consommation). Fonctions intégrées : (fr)
- ARM Cortex-A53 — суперскалярний мікропроцесор компанії ARM Holdings. Один з перших мікропроцесорів, що відповідав 64-бітній архітектурі . Процесор забезпечує баланс між продуктивністю і споживаною потужністю[джерело?], виконує як 64-розрядний, так і 32-розрядний код (сумісний з архітектурою ). Cortex-A53 забезпечує вищу продуктивність у порівнянні з 32-бітним процесором і може використовуватись у пристроях з автономним живленням. (uk)
|